混合信號(hào)設(shè)計(jì)
數(shù)字信號(hào)和模擬信號(hào)之間的相互轉(zhuǎn)換:ADC/DAC IP以及相關(guān)SoC系統(tǒng)應(yīng)用
模擬設(shè)計(jì)方法和數(shù)字設(shè)計(jì)方法的整合:Interface/clock IP以及相關(guān)SoC系統(tǒng)應(yīng)用
數(shù)字模塊與模擬模塊性能的整合:對(duì)信號(hào)精度、噪聲、功耗敏感的SoC系統(tǒng)應(yīng)用
燦芯半導(dǎo)體作為成熟IP以及 ASIC設(shè)計(jì)服務(wù)供應(yīng)商,具有十多年的數(shù)?;旌闲盘?hào)技術(shù)經(jīng)驗(yàn)積累。在SMIC工藝節(jié)點(diǎn)上,可以提供經(jīng)過硅驗(yàn)證或客戶量產(chǎn)驗(yàn)證的成熟混合信號(hào)IP,例如各類型號(hào)的ADC/DAC IP。同時(shí),在高速接口IP設(shè)計(jì)方面也有著多年的沉淀,在SMIC各工藝節(jié)點(diǎn)上的DDR IP,先進(jìn)工藝節(jié)點(diǎn)上的MIPI、SerDes、PCIe IP等等。在高速接口應(yīng)用中, 可提供針對(duì)Brite 接口類IP的信號(hào)完整性和功率完整性仿真服務(wù),幫助客戶確認(rèn)找到性能成本和產(chǎn)品上市時(shí)間之間的平衡點(diǎn)。
此外,針對(duì)SoC芯片設(shè)計(jì)中對(duì)于精度提升、噪聲抑制以及功耗控制等方面,燦芯在大量的ASIC芯片的設(shè)計(jì)服務(wù)過程中,無論是數(shù)字算法輔助還是物理布局等方面均積累了豐富的設(shè)計(jì)經(jīng)驗(yàn)。
混合信號(hào)的相關(guān)應(yīng)用
